IP
NowTo 智財通
EN
首頁
/
專利資訊
具有介電質阻障層之鑲嵌結構及其製程
台灣積體電路製造股份有限公司
申請案號
092102059
公告號
200414416
申請日期
2003-01-29
申請人
台灣積體電路製造股份有限公司
發明人
吳振誠
資料更新日
2026-04-04
IPC 分類
H01L21/762
查看申請人公司資訊
本站使用 Cookie 進行流量分析,以提供更好的使用體驗。
拒絕
接受
×
具有介電質阻障層之鑲嵌結構及其製程 - 專利資訊 | NowTo 智財通